FRONT - Gerador de Relógio Multifase e Bloco de Entrada em Rádio Frequência Integrado para ADCs com Multiplexação em Frequência para Aplicações SerDes de 224 Gs/s | Referência: 2024.16986.PEX
Visually-hidden
O projeto FRONT tem o objectivo principal de projectar circuitos analógicos e mistos integrados em nanoeletrónica (CMOS planar 28nm e finFET 16nm) para aplicações de Rádio Frequência. Serão abordados a modelação avançada de dispositivos, simulação e otimização de circuitos e questões físicas associadas ao projecto em tecnologia FinFET avançada. Embora o demonstrador final do projeto seja para SerDes, a inovação proposta pode ser aplicada a sistemas de comunicação de alta frequência (5G e 6G) com taxas de dados superiores a 100Gbs.
O mercado de SerDes está avaliado em US$ 1 bilião em 2025, com uma taxa de crescimento anual esperada superior a 10% ao ano até 2030. Como a Synopsys lidera o desenvolvimento internacional de SerDes e possui em Portugal um importante centro de design com forte colaboração com a NOVA FCT, este projeto posicionará a UNINOVA na vanguarda da atividade mundial em design de circuitos para aplicações SerDes, com grande impacto na economia portuguesa e internacional.
Esta proposta está totalmente alinhada com o plano estratégico do Horizon-Europe 2030, a Estratégia Nacional de Semicondutores, viabilizada pelo European Chips Act e também está alinhada com o Objetivo de Desenvolvimento Sustentável 11 das Nações Unidas – tornar as cidades e os assentamentos humanos inclusivos, seguros, resilientes e sustentáveis.
Período de execução: 23 de fevereiro de 2026 a 22 de agosto de 2027.
O portfólio atual das aplicações móveis e na nuvem revela um crescimento exponencial na utilização de aprendizagem automática avançada, computação em nuvem e inteligência artificial, recorrendo a recursos computacionais massivos e exigindo taxas de transferência de dados extremamente elevadas e fiáveis, incluindo ligações de curta distância, como interconexões chip-a-chip. Neste contexto, a adoção de uma abordagem Serializer/Deserializer (SerDes) justifica-se pela necessidade de transmitir dados através de um número reduzido de pinos, quando comparado com uma arquitetura de comunicação totalmente paralela.
O projeto FRONT tem o objectivo principal de projectar circuitos analógicos e mistos integrados em nanoeletrónica (CMOS planar 28nm e finFET 16nm) para aplicações de Rádio Frequência. Serão abordados a modelação avançada de dispositivos, simulação e otimização de circuitos e questões físicas associadas ao projecto em tecnologia FinFET avançada. Embora o demonstrador final do projeto seja para SerDes, a inovação proposta pode ser aplicada a sistemas de comunicação de alta frequência (5G e 6G) com taxas de dados superiores a 100Gbs.
O mercado de SerDes está avaliado em US$ 1 bilião em 2025, com uma taxa de crescimento anual esperada superior a 10% ao ano até 2030. Como a Synopsys lidera o desenvolvimento internacional de SerDes e possui em Portugal um importante centro de design com forte colaboração com a NOVA FCT, este projeto posicionará a UNINOVA na vanguarda da atividade mundial em design de circuitos para aplicações SerDes, com grande impacto na economia portuguesa e internacional.
Esta proposta está totalmente alinhada com o plano estratégico do Horizon-Europe 2030, a Estratégia Nacional de Semicondutores, viabilizada pelo European Chips Act e também está alinhada com o Objetivo de Desenvolvimento Sustentável 11 das Nações Unidas – tornar as cidades e os assentamentos humanos inclusivos, seguros, resilientes e sustentáveis.
Período de execução: 23 de fevereiro de 2026 a 22 de agosto de 2027.